|
|
¢ß¼¼ºì½ºÅ¸¿÷½º(´ëÇ¥ÀÌ»ç ¹Ú½ÂÁØ)Àº Áö³ 2002³â 3¿ù ƼºêÀÌ·ÎÁ÷¢ßÀ¸·Î ¼³¸³µÈ ¹æ¼Û¿ë µð½ºÇ÷¹ÀÌ Àü¹®±â¾÷À¸·Î, ÁÖ·ÂÁ¦Ç°ÀÎ HD ¹æ¼Û¿ë ¸ð´ÏÅÍ ºÐ¾ß¿¡¼´Â ±¹³» ½ÃÀå Á¡À¯À² 90% ÀÌ»óÀ» Â÷ÁöÇÏ¸ç ¾÷°è 1À§ÀÇ ÀÚ¸®¸¦ ÁöÅ°°í ÀÖ½À´Ï´Ù.
2015³â 12¿ù ,Àü ¼¼°è 10°³±¹, 60¿©°³ÀÇ ¹Ìµð¾î °ü·Ã ¾÷ü¸¦ º¸À¯ÇÏ°í ÀÖ´Â ¾Æ½Ã¾Æ ÃÖ´ë ¿£ÅÍÅ×ÀθÕÆ®, ¹Ìµð¾î ÅõÀÚ ±×·ìÀÎ ¾ç±¤Ä¥¼º ±×·ìÀÌ ÅõÀÚÇÏ¿© ¢ß¼¼ºì½ºÅ¸¿÷½º·Î »ç¸íÀ» º¯°æÇÏ¿´À¸¸ç ÇâÈÄ ¾ç±¤Ä¥¼º ±×·ìÀÌ º¸À¯ÇÑ ¾çÁúÀÇ ÄÜÅÙÃ÷¸¦ Àû±Ø È°¿ëÇÏ¿© ¹æ¼ÛÀåºñ, °¡»óÇö½Ç(VR) Ç÷§Æû, ÄÜÅÙÃ÷ ºÐ¾ßÀÇ ¼±µµ±â¾÷À¸·Î µµ¾àÇϱâ À§ÇØ ³ë·ÂÀ» ±â¿ïÀÌ°í ÀÖ½À´Ï´Ù.
|
|
±â¾÷ÇüÅ |
|
Áß¼Ò±â¾÷(300¸íÀÌÇÏ)
|
°í¿ëÇüÅ |
|
Á¤±ÔÁ÷ |
±Ù¹«Áö |
|
¼¿ï |
|
ÃÖÁ¾Çз |
|
¹«°ü |
¸ðÁý±â°£ |
|
ä¿ë½Ã ¸¶°¨ |
µî·ÏÀÏ |
|
2016-07-27 |
|
|
Çз |
°æ·Â |
¿¬·É |
¼ºº° |
ä¿ëÀοø |
¿ì´ëÁ¶°Ç |
¹«°ü |
5³âÀÌ»ó
|
¹«°ü
|
¹«°ü
|
0¸í
|
ÇØ´ç¾øÀ½
|
|
|
|
¸ðÁýÁ¤º¸ |
|
|
ä¿ëºÐ¾ß |
»ý»ê/±â¼ú/Ç°Áú/¿¬±¸°³¹ß - Àü±â/ÀüÀÚ/¹ÝµµÃ¼ ¿¬±¸°³¹ß,±âŸ
|
|
°í¿ëÇüÅ |
Á¤±ÔÁ÷ |
|
¾÷¹«³»¿ë/ÀÚ°Ý¿ä°Ç
#
¸ðÁýºÐ¾ß ¹× ÀÚ°Ý¿ä°Ç
¸ðÁýºÐ¾ß |
´ã´ç¾÷¹« |
ÀÚ°Ý¿ä°Ç |
¸ðÁýÀοø |
FPGA
°³¹ßÀÚ |
FPGA¸¦ ÅëÇÑ
¿µ»óó¸®
½Ã½ºÅÛ °³¹ß |
- Çз : ´ëÁ¹ÀÌ»ó - °æ·Â : °æ·Â5³â¡è
[¿ì´ë»çÇ×] - VHDL, C¾ð¾î, ȸ·Î¼³°è °¡´ÉÀÚ
- FPGA¸¦ ÀÌ¿ëÇÑ ¿µ»óó¸® ¹× ¹æ¼ÛÀåºñ
¼³°è À¯°æÇèÀÚ ¿ì´ë |
¡Û¸í |
#
- ±Ù¹«ÇüÅ : Á¤±ÔÁ÷ - ±Ù¹«Áö : ¼¿ï ±Ýõ±¸
#
- ¸¶°¨ÀÏ : ä¿ë½Ã ¸¶°¨ - À̷¼¾ç½Ä : ¿Â¶óÀÎ À̷¼ - Á¢¼ö¹æ¹ý : ¿Â¶óÀΠä¿ë½Ã½ºÅÛ
#
- À̷¼, ÀÚ±â¼Ò°³¼ Á¦Ãâ - ÃÖÁ¾ÇÕ°Ý ÈÄ Á¹¾÷Áõ¸í¼, ÃÖÁ¾Çб³ Àü Çг⠼ºÀû Áõ¸í¼, °øÀνÃÇè ¹× ±âŸ ÀÚ°ÝÁõ »çº»(¼ÒÁöÀÚ¿¡ ÇÑÇÔ), Ãë¾÷º¸È£´ë»óÁõ¸í¼(´ë»óÀÚ¿¡ ÇÑÇÔ) Á¦Ãâ
#
- ÇãÀ§»ç½ÇÀÌ ¹ß°ßµÉ °æ¿ì ä¿ëÀÌ Ãë¼ÒµÉ ¼ö ÀÖ½À´Ï´Ù.
|
|
±Ù¹«Áö |
¼¿ï |
|
°æ·Â |
5³âÀÌ»ó |
|
¸ðÁý±â°£ |
ä¿ë½Ã ¸¶°¨ |
|
|
Áö¿øÀÚ°ÝÁ¤º¸ |
|
|
¸ðÁýÀοø |
0¸í |
|
ÃÖÁ¾Çз |
¹«°ü |
|
¿¬·É |
¹«°ü |
|
¿¬ºÀ |
¸éÁ¢½Ã ÇùÀÇ
|
|
¿Ü±¹¾î ¿ì´ë |
ÇØ´ç¾øÀ½ |
|
»ó¼¼ÀÚ°ÝÁ¶°Ç |
|
|
Á¦Ãâ¼·ù |
Á¦ÃâÇÑ À̷¼´Â ÀÏü ¹ÝȯÇÏÁö ¾Ê½À´Ï´Ù.
À̷¼¿¡ ±ä±Þ ¿¬¶ôó, ÀÀ½ÃºÐ¾ß, Èñ¸Á¿¬ºÀ ±âÀç ¿ä¸Á.
|
|
Á¦Ãâ¹æ¹ý |
¿Â¶óÀÎÁö¿ø ¸ÞÀÏ
|
|
ÀüÇü¹æ¹ý |
1Â÷ÀüÇü:¼·ù 2Â÷ÀüÇü:¸éÁ¢
|
|
º¹¸®ÈÄ»ý |
±¹¹Î¿¬±Ý, °í¿ëº¸Çè, »êÀ纸Çè, °Ç°º¸Çè, »óÇغ¸Çè
½ºÅå¿É¼Ç, ÀÚ³à ÇÐÀÚ±Ý Áö¿ø, Á÷¿ø´ëÃâÁ¦µµ, Àå±â±Ù¼ÓÀÚ Æ÷»ó, ¿ì¼ö»ç¿ø ǥâ/Æ÷»ó, ÀÚ±â°è¹ßºñ Áö¿ø, ¾ß±Ù¼ö´ç, ÈÞÀϼö´ç, ¾ß°£±³Åëºñ Áö±Þ, ¿ì¸®»çÁÖÁ¦µµ
»ç³» µ¿È£È¸ ¿î¿µ, °Ç°°ËÁø, ¼®½ÄÁ¦°ø, Á¶½ÄÁ¦°ø, ±Ù¹«º¹ Áö±Þ, ½Äºñ/½Ä±Ç Áö±Þ
ÁÖ5Àϱٹ«, ¿¬Â÷, Á¤±âÈÞ°¡, °æÁ¶ÈÞ°¡, ¹ÝÂ÷, Æ÷»óÈÞ°¡, »êÀü ÈÄ ÈÞ°¡, À°¾ÆÈÞÁ÷, ³ëµ¿Àý ÈÞ¹«, ¿öÅ©¼¥/MT, üÀ°´ëȸ, ¾ßÀ¯È¸
Ä«ÆäÅ׸®¾Æ, »ç³»µµ¼°ü, ¿©¼ºÀü¿ëÈÞ°Ô½Ç |
|
Å°¿öµå |
fpga/vhdl |
|
|
´ã´çÀÚÁ¤º¸ |
|
|
´ã´çÀÚ¸í |
Àλçä¿ë´ã´çÀÚ |
|
¹®ÀǸÞÀÏ |
hr@tvlogic.co.kr
|
|
ÀüȹøÈ£ |
|
|
Æѽº¹øÈ£ |
|
|
ÁÖ¼Ò |
(153-023) ¼¿ï ±Ýõ±¸ °¡»êµ¿ ¿¡À̽ºÇÏÀÌ¿£µåŸ¿ö 8Â÷ 12Ãþ |
|
|
|
|
|
|
|
|
|
|